一种显示器件的制作方法-k8凯发

文档序号:10932737阅读:553来源:国知局
一种显示器件的制作方法
【专利摘要】本实用新型公开了一种显示器件,包括阵列基板,阵列基板包括多条数据线、多条栅极线、以及由数据线和栅极线相互正交围成的多个像素单元,像素单元包括多个子像素,各子像素以相同的倾斜方式倾斜于栅极线,且各子像素之间不重叠,像素单元内多个子像素所在区域至少一边的长度大于像素单元的宽度。通过将各子像素进行倾斜,使得像素单元内的多个子像素所在区域的宽度增大,从而实现提高显示器件的ppi的目的。
【专利说明】
一种显示器件
技术领域
[0001]本实用新型涉及显示技术领域,尤其涉及一种显示器件。
【背景技术】
[0002]近年来,液晶显示技术发展的越来越快,对于液晶显示器件的清晰度要求的也越来越高,而影响液晶显示器件的清晰度的重要参数之一是ppi(pixels per inch,像素密度),显示器件包括阵列排布的多个像素单元,每个像素单元包括有红、绿、蓝三种颜色的子像素(简称r/g/b子像素)。
[0003]显示器件的ppi与r/g/b子像素的大小有直接关系,目前的显示器件的r/g/b子像素的排列方式,随着r/g/b子像素ppi的逐渐提高,r/g/b子像素的大小随之减小,r/g/b子像素较小时,制备r/g/b子像素容易出现生产良率降低,从而导致高ppi的显示器件难以实现。
【实用新型内容】
[0004]本实用新型实施例提供一种显示器件,用以实现增大子像素的尺寸,从而提高显示器件的ppi的目的。
[0005]本实用新型实施例提供的一种,包括:
[0006]所述阵列基板包括多条数据线、多条栅极线、以及由所述数据线和所述栅极线相互正交围成的多个像素单元;
[0007]所述像素单元包括多个子像素,各子像素以相同的倾斜方式倾斜于所述栅极线,且各子像素之间不重叠;
[0008]所述像素单元内多个子像素所在区域至少一边的长度大于所述像素单元的宽度。
[0009]较佳地,所述子像素的长度方向与所述栅极线的夹角为30°?60°。
[0010]较佳地,还包括光栅;
[0011]所述光栅包括多个光栅条,所述光栅条与所述像素单元内各子像素所在区域的对角线平行,并至少与各子像素部分重叠。
[0012]较佳地,所述像素单元内的多个子像素相互平行。
[0013]较佳地,所述像素单元内的多个子像素长度相同。
[0014]较佳地,所述像素单元内的多个子像素的长度方向的两端分别位于同一直线上。
[0015]较佳地,所述像素单元内的多个子像素的中心点连线与所述栅极线的夹角为45°。
[0016]较佳地,所述像素单元内的多个子像素的宽度之和等于所述像素单元的对角线的长度。
[0017]较佳地,所述像素单元内的多个子像素设置为至少两排。
[0018]较佳地,所述像素单元包括第一子像素、第二子像素、第三子像素;
[0019]所述第一子像素与所述第二子像素位于同一排且位于所述第三子像素的同一侧,所述第一子像素与所述第二子像素的排列方向为所述像素单元内各子像素的排列方向。
[0020]较佳地,位于相邻两条光栅条上的像素单元内的子像素排列方式分别为第一排列方式与第二排列方式,其中所述第一排列方式为所述第一子像素、所述第二子像素位于所述第三子像素的第一侧;所述第二排列方式为所述第一子像素、所述第二子像素位于所述第三子像素的第二侧。
[0021]较佳地,所述第三子像素的长度方向与所述栅极线的夹角为45°。
[0022]较佳地,所述第一子像素和所述第二子像素的长度方向的两端分别位于同一直线上。
[0023]较佳地,所述各子像素的显示部的形状为平行四边形、矩形、菱形或椭圆形。
[0024]本实用新型实施例中的显示器件,包括阵列基板,阵列基板包括多条数据线、多条栅极线、以及由数据线和栅极线相互正交围成的多个像素单元,像素单元包括多个子像素,各子像素以相同的倾斜方式倾斜于栅极线,且各子像素之间不重叠,像素单元内多个子像素所在区域至少一边的长度大于像素单元的宽度。通过将各子像素进行倾斜,使得像素单元内的多个子像素所在区域的宽度增大,从而实现提高显示器件的ppi的目的。
【附图说明】
[0025]为了更清楚地说明本实用新型实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简要介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0026]图1为本实用新型实施例提供的一种显示器件的结构示意图;
[0027]图2为本实用新型实施例提供的一种显示器件的结构示意图;
[0028]图3为本实用新型实施例提供的一种像素单元的结构示意图;
[0029]图4为图3中aa’区域的横截面的结构示意图;
[0030]图5为本实用新型实施例提供的一种显示器件的结构示意图;
[0031 ]图6为本实用新型实施例提供的一种显示器件的结构示意图;
[0032]图7为现有技术中的一种显示器件的结构示意图;
[0033]图8为图7中aa’区域的剖面图;
[0034]图9为图5中aa’区域的剖面图;
[0035]图10为本实用新型实施例提供的一种显示器件的结构示意图;
[0036]图11为本实用新型实施例提供的一种显示器件的结构示意图;
[0037]图12为本实用新型实施例提供的一种显示器件的结构示意图;
[0038]图13为本实用新型实施例提供的一种显示器件的结构示意图。
【具体实施方式】
[0039]为了使本实用新型的目的、技术方案和优点更加清楚,下面将结合附图对本实用新型作进一步地详细描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本实用新型保护的范围。
[0040]本实用新型实施例中,水平方向是栅极线所在的方向,子像素的长度方向是指子像素的长边所指向的方向。
[0041]图1示出了本实用新型实施例提供的一种显示器件,包括阵列基板。该阵列基板包括多条数据线101、多条栅极线102、以及由所述数据线101和所述栅极线102相互正交围成的多个像素单元103。像素单元103包括多个子像素,各子像素以相同的倾斜方式倾斜于所述栅极线102,且各子像素之间不重叠。像素单元103内多个子像素所在区域至少一边的长度大于像素单元103的宽度。通过将各子像素进行倾斜,使得像素单元103内的多个子像素所在区域的宽度增大,从而实现提高显示器件的ppi的目的。现有技术中子像素按照垂直于栅极线的方式排列,为了保证排列后的子像素之间不重叠,一个像素单元内的多个子像素的宽度之和不会大于像素单元的宽度,本实用新型实施例中,将各子像素倾斜与栅极线的方式排列,实际上是增大了各子像素所在区域的宽度;按照相同的倾斜方式排列使得各子像素之间不重叠且易于生产实现,实际上此处的相同倾斜方式并不是严格的倾斜角度一致,只要保证个子像素不重叠即可。本实用新型实施例中图1仅是一种示例,实际上,也可以是各子像素在长度方向上参差排列,这样可以进一步加大子像素的长度。像素单元103内多个子像素所在区域包括各子像素的发光部和各子像素之间的无效区域,即包含了无效显示区域的整个子像素范围。为了能够得到更好的显示效果和更好的提高ppi,在实际进行各子像素的制作时,将各子像素的发光部的面积之和制作为接近各子像素所在区域的面积。
[0042]其中,像素单元103如图1中黑色粗体框所围成的区域,由数据线101和栅极线102交织而成。子像素的长度方向与栅极线102的夹角α为30°?60°,优选地,该夹角α可以为45。、40。、41。、42。、43。、46。、47。、48。、49。、50° 等。当该夹角α为45°,像素单元 103内的多个子像素的中心点的连线与栅极线102的夹角为45°。在这种情况下,像素单元103内多个子像素所在区域至少一边的长度等于该像素单元103的对角线的长度,此时像素单元103内多个子像素的尺寸最大。
[0043]进一步地,各子像素的中心点的连线与像素单元103的对角线之一平行。
[0044]像素单元103内各子像素的倾斜方向还可以平行于像素单元103的另一对角线,具体如图2所示。
[0045]为了使得像素单元103内的多个子像素排列有规律性,减少制作工艺的难度,像素单元103内的多个子像素相互平行。
[0046]进一步地,像素单元103内的多个子像素的长度相同。像素单元103内的多个子像素的长度方向的两端分别位于同一直线上,可以使得像素单元103内的多个子像素围成的区域为一个矩形。
[0047]图3示出了本实用新型实施例提供的一个像素单元103,该像素单元103包括第一子像素1031、第二子像素1032、第三子像素1033,第一子像素1031、第二子像素1032、第三子像素1033之间相互平行,第一子像素1031、第二子像素1032、第三子像素1033的长度相同,长度方向的两端分别位于同一直线上,第一子像素1031、第二子像素1032、第三子像素1033所在区域至少一边的长度等于该像素单元103的对角线的长度。
[0048]图4为图3中αα’区域的横截面图,如图4所示,该阵列基板还包括玻璃基板201、多晶硅有源层202、栅极绝缘层203、栅极204、层间绝缘层205、第一绝缘层206、源极207、漏极208、阳极209、像素发光部210、阴极211和第二绝缘层212。源极207和漏极208通过层间绝缘层205上的过孔与多晶硅有源层202电连接,阳极209通过第一绝缘层206上的过孔与漏极电连接。
[0049]优选地,如图5和图6所示,本实用新型实施例还包括光栅,该光栅包括多个光栅条104,该光栅条104平行于该像素单元103内各子像素所在区域的对角线,并且至少与各子像素部分重叠。通过这种方式设置光栅条104,可以实现无论是横屏还是竖屏都可以观看3d显示器件,提高了 3d显示效果,避免出现光栅与显示器件不匹配引起的视线串扰的问题。
[0050]如图7所示,现有技术中,像素单元内的各子像素横向排列,光栅条以倾斜方向为45°的角度放置,对图7中的aa’区域进行剖面,获得如图8所示的剖面图,图8中上面的l和r表示左眼和右眼,下面的l和r表示左眼和右眼看到的像素。从图8中可以看出,图7中黑色虚线围成的区域内像素的光是进入到人的左眼,但是会出现,右眼看的像素的光进入到左眼中,从而造成左右眼出现视线串扰,从而降低显示效果。与现有技术相比,图9是对本实用新型实施例中图5中的aa’区域进行剖面,而本实用新型实施例中左右眼看到的像素发出的光相同,不会出现视线串扰的问题,提高了显示效果。
[0051]上述像素单元103内各子像素的显示部的形状为平行四边形、矩形、菱形或椭圆形,具体应用时,可以依据经验选择。
[0052]上述实施例中的显示器件包括阵列基板,阵列基板包括多条数据线101、多条栅极线102、以及由数据线101和栅极线102相互正交围成的多个像素单元103,像素单元103包括多个子像素,各子像素以相同的倾斜方式倾斜于栅极线102,且各子像素之间不重叠,像素单元103内多个子像素所在区域至少一边的长度大于像素单元103的宽度。通过倾斜方式排列像素单元103内的多个子像素,可以增大各子像素的尺寸,实现提高显示器件的ppi的目的。为了能够得到更好的显示效果和更好的提高ppi,在实际进行各子像素的制作时,将各子像素的发光部的面积之和制作为接近各子像素所在区域的面积。
[0053]图10示出了本实用新型实施例的一种显示器件,包括阵列基板。该阵列基板包括多条数据线101、多条栅极线102、以及由所述数据线101和所述栅极线102相互正交围成的多个像素单元103。像素单元103包括多个子像素,各子像素以相同的倾斜方式倾斜于所述栅极线102,且各子像素之间不重叠。像素单元103内多个子像素所在区域至少一边的长度大于像素单元103的宽度。其中,本实用新型实施例中将像素单元内的子像素排列为至少两排。具体的,像素单元103包括第一子像素1031、第二子像素1032和第三子像素1033,该第一子像素1031与第二子像素1032位于同一排且位于该第三子像素1033的同一侧,第一子像素1031与第二子像素1032的排列方向为像素单元103内各子像素的排列方向。在本实用新型实施例中通过将三个子像素分为两排且倾斜排列,进一步增大了子像素的大小。三个子像素之间的位置没有严格限制,只要确保三个子像素之和大于现有技术中三个子像素之和即可。如第一子像素1031平行于第二子像素1032或第三子像素1033,第二子像素1032与第三子像素1033不平行且不重叠;如第一子像素1031在第一方向上平行于第二子像素1032或第三子像素1033,第二子像素1032与第三子像素1033在第二方向上平行;如第二子像素1032与第三子像素1033大小相同;第一子像素1031的长度等于第二子像素1032与第三子像素1033之和等。为了能够得到更好的显示效果和更好的提高ppi,在实际进行各子像素的制作时,将各子像素的发光部的面积之和制作为接近各子像素所在区域的面积。
[0054]其中,像素单元103如图10中黑色粗体框所围成的区域,由数据线101和栅极线102交织而成。子像素的长度方向与栅极线102的夹角α为30°?60°,优选地,该夹角α可以为45。、40。、41。、42。、43。、46。、47。、48。、49。、50° 等。当该夹角α为45°,像素单元 103内的第一子像素1031、第二子像素1032的中心点的连线与栅极线102的夹角为45°。此时,子像素可以在像素单元对角线的方向上的长度最大化。
[0055]进一步地,第一子像素1031、第二子像素1032的连线与像素单元103的对角线之一平行。
[0056]像素单元103内第一子像素1031、第二子像素1032的倾斜方向还可以平行于像素单元103的另一对角线,具体如图11所示。
[0057]优选地,如图12和图13所示,本实用新型实施例还包括光栅,该光栅包括多个光栅条104,该光栅条104平行于该像素单元103所在区域的对角线,并且至少与各子像素部分重叠。在此实施例中,第一子像素1031、第二子像素1032的排列方向为子像素排列方向。通过这种方式设置光栅条104,可以实现无论是横屏还是竖屏都可以观看3d显示器件,提高了 3d显示效果,避免出现光栅与显示器件不匹配引起的视线串扰的问题。
[0058]具体的,如图12和图13所示,位于相邻两条光栅条104上的像素单元103内的子像素排列方式分别为第一排列方式与第二排列方式,其中第一排列方式为第一子像素1031、第二子像素1032位于第三子像素1033的第一侧,第二排列方式为第一子像素1031、第二子像素1032位于第三子像素1033的第二侧。
[0059]上述第三子像素1033的长度方向与栅极线102的夹角为45°,第一子像素1031和第二子像素1032的长度方向的两端分别位于同一直线上。
[0060]上述像素单元103内各子像素的显示部的形状为平行四边形、矩形、菱形或椭圆形,具体应用时,可以依据经验选择。
[0061]尽管已描述了本实用新型的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本实用新型范围的所有变更和修改。
[0062]显然,本领域的技术人员可以对本实用新型进行各种改动和变型而不脱离本实用新型的精神和范围。这样,倘若本实用新型的这些修改和变型属于本实用新型权利要求及其等同技术的范围之内,则本实用新型也意图包含这些改动和变型在内。
【主权项】
1.一种显示器件,其特征在于,包括:阵列基板; 所述阵列基板包括多条数据线、多条栅极线、以及由所述数据线和所述栅极线相互正交围成的多个像素单元; 所述像素单元包括多个子像素,各子像素以相同的倾斜方式倾斜于所述栅极线,且各子像素之间不重叠; 所述像素单元内多个子像素所在区域至少一边的长度大于所述像素单元的宽度。2.如权利要求1所述的显示器件,其特征在于,所述子像素的长度方向与所述栅极线的夹角为30°?60°。3.如权利要求1所述的显示器件,其特征在于,还包括光栅; 所述光栅包括多个光栅条,所述光栅条与所述像素单元内各子像素所在区域的对角线平行,并至少与各子像素部分重叠。4.如权利要求1所述的显示器件,其特征在于,所述像素单元内的多个子像素相互平行。5.如权利要求1至4任一项所述的显示器件,其特征在于, 所述像素单元内的多个子像素长度相同。6.如权利要求5所述的显示器件,其特征在于,所述像素单元内的多个子像素的长度方向的两端分别位于同一直线上。7.如权利要求6所述的显示器件,其特征在于,所述像素单元内的多个子像素的中心点连线与所述栅极线的夹角为45°。8.如权利要求7所述的显示器件,其特征在于,所述像素单元内的多个子像素的宽度之和等于所述像素单元的对角线的长度。9.如权利要求1所述的显示器件,其特征在于,所述像素单元内的多个子像素设置为至少两排。10.如权利要求3所述的显示器件,其特征在于,所述像素单元包括第一子像素、第二子像素、第三子像素; 所述第一子像素与所述第二子像素位于同一排且位于所述第三子像素的同一侧,所述第一子像素与所述第二子像素的排列方向为所述像素单元内各子像素的排列方向。11.如权利要求10所述的显示器件,其特征在于,位于相邻两条光栅条上的像素单元内的子像素排列方式分别为第一排列方式与第二排列方式,其中所述第一排列方式为所述第一子像素、所述第二子像素位于所述第三子像素的第一侧;所述第二排列方式为所述第一子像素、所述第二子像素位于所述第三子像素的第二侧。12.如权利要求10所述的显示器件,其特征在于,所述第三子像素的长度方向与所述栅极线的夹角为45°。13.如权利要求11所述的显示器件,其特征在于,所述第一子像素和所述第二子像素的长度方向的两端分别位于同一直线上。14.如权利要求1所述的显示器件,其特征在于,所述各子像素的显示部的形状为平行四边形或椭圆形。
【文档编号】g02f1/1362gk205620653sq201620023404
【公开日】2016年10月5日
【申请日】2016年1月11日
【发明人】蒋顺
【申请人】擎中科技(上海)有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
网站地图